تحلیل و طراحی ضرب کننده فرکانسی مبتنی بر حلقه قفل شده تاخیر با سرعت بالا

پایان نامه
چکیده

امروزه سنتزکننده ها و ضرب کننده های فرکانسی جزء جدایی ناپذیر سیستمهای مخابراتی به شمار می روند. یکی از مهمترین مدارات که به عنوان سنتز کننده فرکانسی، حلقه فقل شده فاز است. با توجه به نویز فاز، جیتر و سطح مقطع اشغالی زیاد حلقه های قفل شده فاز، همواره طراحی یک سنتز کننده فرکانسی، با نویز فاز، جیتر و سطح مقطع اشغالی کم یک چالش به شمار می رود. به همین جهت حلقه های قفل شده تاخیر با توجه به عملکرد بهتر از لحاظ نویز فاز و جیتر می توانند جایگزین مناسبی برای حلقه های قفل شده فاز باشند. در این رساله به طراحی و پیاده سازی یک ضرب کننده فرکانسی توسط حلقه قفل شده تاخیر خواهیم پرداخت که برای سیستم های بی سیم قابل استفاده است. در این طراحی کلیه قسمت های سنتز کننده فرکانسی از جمله: خط تاخیر کنترل شونده با ولتاژ، آَشکارساز فاز، پمپ بار به صورت کاملا بهینه طراحی می گردند و سعی بر این است که تمامی ویژگی ها به صورت مطلوب به دست آیند. اهدافی که در این رساله مطرح بوده اند عبارتند از: 1. تولید مضارب کسری (اعشاری) و نیز مضارب بزرگی از فرکانس ورودی با اصلاح ساختار متداول dll ها 2. بررسی جیتر ناشی از مرجع ورودی، سلول های تاخیر، آشکار ساز فاز- فرکانس و پمپ بار در dll 3. بررسی تاثیر نویز و عدم تطابق سلولهای تاخیر و تاثیر آنها در حلقه های قفل شده تاخیر 4. کاهش جیتر با کم کردن تعداد سلولهای تاخیر در حالتی که نیاز است مضارب زوجی از فرکانس ورودی تولید گردد 5. ارائه یک آشکارساز فاز جدید با مسیر ریست کم و یک آشکار ساز فاز- فرکانس آزمون پذیر 6. استفاده از الگوریتم گرادیان برای کاهش زمان قفل شدن dll نتایج شبیه سازی هر بخش در قسمت مربوطه ارائه شده است. نتایج برخی از ساختارهای جدیدی که در این رساله ارائه شده است، به شرح زیر است: - در طراحی حلقه قفل شده تاخیر سرعت بالا، 11 سلول تاخیر، با فرکانس ورودی 28 مگاهرتز استفاده شد که نتایج شبیه سازی حکایت از فرکانس خروجی 308 مگاهرتز، زمان نشست حدود 4 سیکل ورودی دارد. همچنین توسط این ایده بخشی از باند فرکانسی vhf نیز پوشش داده شده است. - در طراحی حلقه قفل شده تاخیر به صورت دیجیتالی با استفاده از ایده های مطرح شده یک dll با استفاده از 5 سلول تاخیر و فرکانس ورودی 480مگاهرتز شبیه سازی شده است. فرکانس مطلوب در باند بلوتوث 4/2 گیگاهرتز شده و زمان قفل شدن این مدار حدود 90 نانوثانیه و معادل با 42 سیکل کلاک ورودی گزارش شده است. - روابط ریاضی حاکم بر جیتر در حلقه های قفل شده تاخیر استخراج شد و صحت آنها با شبیه سازی مورد بررسی قرار گرفت. - یک آشکارساز فاز فرکانس پیشنهاد شده است که برای اولین بار قابلیت آزمون پذیری و تعیین محل خطا را دارد. شبیه-سازی ها در فرکانس 100مگاهرتز، حکایت از توان مصرفی 605 میکرووات، تاخیر مسیر ریست 300پیکو ثانیه و زمان glitch حدود 140 پیکوثانیه دارد.

منابع مشابه

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

Lock and settling times are two parameters which are of high importance in design of DLL-based frequency multipliers. A new architecture for DLL-based frequency multipliers in digital domain is designed in this paper. In the proposed architecture instead of using charge pump, phase frequency detector and loop filter a digital signal processor is used. Gradient algorithm is used in the proposed ...

متن کامل

طراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا

یکی از چالش­های مهم در طراحی ضرب کننده­های فرکانسی براساس حلقه قفل شده تاخیر، کم کردن زمان قفل شدن و همگرایی مدار است. در همین راستا یک ضرب کننده فرکانسی کاملا جدید و دیجیتالی با سرعت قفل شدن بالا در این مقاله طراحی شده است. در این طراحی از  یک پردازنده دیجیتالی به جای مدارات آشکار ساز فاز-فرکانس، پمپ بار و فیلتر حلقه استفاده شده است. با توجه به این تغییرات، ساختار ارائه شده دارای زمان قفل شدن ...

متن کامل

طراحی حلقه قفل شده تاخیر برای گیرنده های بی سیم جهت بکارگیری در کاربردهای فرکانس بالا

In this paper, a new approach using gradient optimization algorithm for delay locked loop (DLL) is provided. Among the salient features of this structure, the proposed DLL can be quickly locked and can be used as a high-frequency circuit. In this novel architecture a digital signal processor (DSP) is used instead of phase detector, charge pump and loop filter. In digital transmitters to select ...

متن کامل

طراحی PLL دو حلقه ای مبتنی بر آشکارسازی فاز پنجره‌ای با سرعت قفل بالا، توان مصرفی و اسپور مرجع پایین

In this paper, a dual loop PLL with short locking time, low power consumption and low reference spur is presented. The output frequency and reference frequency of the designed circuit are 3.2 GHz and 50 MHz, respectively, aimed to WiMAX applications. In the proposed circuit in locked state, some parts of the circuit could be powered off, to reduce overall power consumption. Phase detection in t...

متن کامل

طراحی حلقه قفل شده تاخیر برای گیرندههای بی سیم جهت بکارگیری در کاربردهای فرکانس بالا

در این مقاله، یک راهکار جدید با استفاده از الگوریتم بهینه سازی گرادیان برای ساخت حلقه های قفل شده تاخیر ارائه شده است. از جمله ویژگی های برجسته این ساختار می توان به سرعت بالای قفل شدن و فرکانس بالای عملکرد مدار اشاره کرد. در این ساختار به جای بلوکهای آشکارساز فاز-فرکانس، پمپ بار و فیلتر حلقه از یک پردازنده استفاده شده است. در فرستنده های دیجیتال از یک پردازنده برای دیکد کردن، کد کردن، آشکارساز...

متن کامل

بررسی ضرایب بهینه برای بهره خط تاخیر در حلقه قفل شده تاخیر جهت اکتساب زمان نشست کم

Reducing the locking time or settling time is one of the major challenges in the design of Delay Locked Loop (DLL) based frequency synthesizer. In this paper a common structure for DLL based frequency synthesizer is considered in which the number of delay cells in the direct path is specified. Then, the designed delay locked loop is optimized using genetic algorithm (GA). GA changes the phase-v...

متن کامل

منابع من

با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید

ذخیره در منابع من قبلا به منابع من ذحیره شده

{@ msg_add @}


نوع سند: پایان نامه

وزارت علوم، تحقیقات و فناوری - دانشگاه صنعتی (نوشیروانی) بابل - دانشکده مهندسی برق و کامپیوتر

میزبانی شده توسط پلتفرم ابری doprax.com

copyright © 2015-2023